По таблице воздействий построить схему на интегральных блоках (схема), в качестве элемента памяти использовать триггеры.
Вариант Схема Элемент памяти
Нечетный вар.
15 DMX 1X8 J-K
№2 По таблице воздействий построить схему на интегральных блоках (схема), в качестве элемента памяти использовать T-триггеры.
Вариант Схема Элемент памяти
15 DC 2X4 Т - триггер
№3 По таблице воздействий построить схему на интегральных блоках (схема), в качестве элемента памяти использовать элемент задержки.
Вариант Схема Элемент памяти
15 MUX 8X1 и.в. Элемент задержки
Решение
Таблица воздействий имеет два такта, для фиксации изменений сигнала Y нам потребуется три элемента памяти. Составим таблицу включений и присвоим каждому такту номер по порядку (рис. 1). Устойчивые состояния запишем в скобках.
Рисунок 1 – Таблица включений
Перенесем значения функции выхода (Y) из циклограммы в матрицу Карно (рис. 2). Вес такта равнозначен весу клетки, данные веса определяется по комбинации переменных. Если такты не определены, поскольку они отсутствуют на циклограмме, то в клетки с соответствующими номерами поставим безразличное состояние (~).
Рисунок 2 – Карно для Y
Перенесем номера состояний в матрицу, отметим фиксацию и получим таблицу состояний (рис
. 3).
Рисунок 3 – Таблица состояний
Составим матрицы переходов для каждого элемента памяти (рис. 4).
Рисунок 4 – Матрицы переходов
Интегральная схема DMX 1-8, элемент памяти – J-K -триггер
Таблица J-K триггера представлена ниже (табл. 1).
Таблица 1
Pt → Pt+1 Jp Kp
0 → 0 0 ~
0 → 1 1 ~
1 → 0 ~ 1
1 → 1 ~ 0
Составим матрицы Карно для J-K триггеров (рис. 5, 6).
Рисунок 5 – Получение функций управления триггерами J1, K1, J2, K2
Рисунок 6 – Получение функций управления триггерами J3, K3
Построим схему, применив интегральную схему DMX 1-8, элемент памяти – J-K-триггер (рис. 7).
Рисунок 7 – Схема на DMX 1-8 и J-K-триггерах
Интегральная схема DC 2X4, элемент памяти – T -триггер
Таблица T-триггера представлена ниже (табл